Intel geeft details over cxl, het antwoord op de nvlink-verbinding

Inhoudsopgave:
CXL (Compute Express Link) is een ambitieuze verbindingsinterfacetechnologie voor verwijderbare apparaten met een hoge bandbreedte. Het is in feite ontworpen om veel van de technische beperkingen van PCI-Express te overwinnen, waarvan de minste bandbreedte is.
Intel CXL gebruikt PCIe 5.0 32 Gbps-lijnen
Intel heeft de CXL-interface ontworpen met het oog op zijn 'Xe'-graphics, vooral in datacenteromgevingen, een interconnectie die speciaal lijkt op NVLink of InfinityFabric. De ontwikkeling van CXL wordt ook aangedreven door grote compute-acceleratorbedrijven, zoals NVIDIA en AMD, die al vergelijkbare interconnects hebben. Tijdens een speciaal evenement genaamd "Interconnect Day 2019" gaf Intel een technische presentatie die in detail uitlegt hoe CXL werkt.
Veel technische details
Intel creëerde de CXL-verbindingsinterface om PCI-Express te vervangen in datacenteromgevingen, omdat ze in grotere mate hogere bandbreedte, meer verbonden apparaten en lagere latentie toestaan. Latentie is de grootste vijand van gedeelde geheugenpools die meerdere fysieke computers omvatten. CXL is ontworpen om veel van deze problemen op te lossen zonder het beste van PCIe uit te sluiten: eenvoud en aanpassingsvermogen.
Intel ziet CXL als een alternatief protocol dat bovenop de fysieke PCIe-laag wordt uitgevoerd. Intel CXL zal aanvankelijk 32 Gbps PCIe 5.0-lijnen gebruiken, maar Intel is van plan om later (en theoretisch daarbuiten) te upgraden naar PCIe 6.0 op schaal.
Intel schept op dat CXL een lagere latentie biedt dan andere interconnect-opties.
De industrie evolueert naar consistente cacheprotocollen en grote fabrikanten van originele apparatuur zoals Dell EMC en HPE dringen erop aan. We hopen in de toekomst meer te horen over de Intel CXL, maar het is nog vroeg. De recente lancering van de 2e generatie Intel Xeon omvatte PCIe 3.0. We verwachten dat Cooper Lake later dit jaar en tot 2020 PCIe Gen4 zal hebben, en dan Intel server CPU's zal opnemen om PCIe 4.0 tegen 2020 te ondersteunen. AMD zal ondertussen EPYC 'Rome' met PCIe 4.0 binnen een paar maanden uitbrengen.
Samsung geeft meer details over het annuleren van de update aan Android Oreo

Samsung is gedwongen de update voor Android Oreo in te trekken vanwege een bug die ervoor zorgt dat smartphones onverwachts opnieuw opstarten.
Intel geeft details over het ijsmeer en zijn nieuwe igpu gen11

Intel 'Ice Lake' wordt de eerste grote processorarchitectuur van het bedrijf sinds de beroemde Skylake in 2015.
Intel geeft veel meer details over gen11 in de gdc

Intel publiceerde in detail alles over zijn Gen11 grafische architectuur, het hart van zijn nieuwe grafische kaart geïntegreerd in de GDC.