Tutorials

▷ Wat zijn processorstroken en het belang in multi

Inhoudsopgave:

Anonim

In dit artikel leggen we uit wat de LANES van de processor zijn. Maar voordat we moeten weten wat de PCI Express (Peripheral Component Interconnect Express) is, officieel afgekort als PCIe of PCI-e, is het een snelle computeruitbreidingsbusstandaard, ontworpen om oudere busstandaarden zoals PCI te vervangen, PCI-X en AGP.

Inhoudsindex

Wat is de PCI Express-interface en hoe werkt deze?

PCIe heeft talrijke verbeteringen ten opzichte van oudere standaarden, waaronder hogere maximale systeembusprestaties, een lager aantal I / O-pinnen en een kleinere fysieke voetafdruk, betere prestatieschaling voor busapparaten Meer gedetailleerd foutdetectie- en rapportagemechanisme (Advanced Error Reporting, AER en native hot-swap-functionaliteit. Bovendien bieden de nieuwste herzieningen van de PCIe-standaard hardwareondersteuning voor I / O-virtualisatie.

We raden aan om ons artikel over de beste processors op de markt te lezen

Gedefinieerd door zijn aantal rijstroken, wordt de PCI Express elektrische interface ook gebruikt in een verscheidenheid aan andere standaarden, met name de ExpressCard-notebookuitbreidingskaartinterface en de SATA Express- en M.2-opslaginterfaces. De formaatspecificaties worden onderhouden en ontwikkeld door de PCI-SIG (PCI Special Interest Group), een groep van meer dan 900 bedrijven die ook de conventionele PCI-specificaties handhaven. PCIe 3.0 is de nieuwste standaard voor uitbreidingskaarten, die in productie is en beschikbaar is op conventionele pc's.

Point-to-point topologie

Conceptueel is de PCI Express-bus een snelle seriële vervanging van de vorige PCI / PCI-X-bus. Een van de belangrijkste verschillen tussen de PCI Express-bus en de oudere PCI is de bustopologie; PCI gebruikt een gedeelde parallelle busarchitectuur, waarbij de PCI-host en alle apparaten een gemeenschappelijke set adressen, gegevens en besturingslijnen delen. Daarentegen is PCI Express gebaseerd op een point-to-point-topologie, met afzonderlijke seriële links die elk apparaat verbinden met het rootcomplex. Vanwege de gedeelde bustopologie wordt de toegang tot de oudste PCI-bus bemiddeld en beperkt tot één master tegelijk, in één richting. Ook beperkt het oudere PCI-klokschema de busklok tot het langzaamste randapparaat op de bus. Daarentegen ondersteunt een PCI Express-busverbinding full-duplex communicatie tussen twee eindpunten, zonder inherente beperking van gelijktijdige toegang via meerdere eindpunten.

In termen van busprotocol is PCI Express-communicatie ingekapseld in pakketten. Het in- en uitpakken van gegevens en het verkeer van statusberichten wordt afgehandeld door de transactielaag van de PCI Express-poort. Radicale verschillen in elektrische signalering en busprotocol vereisen het gebruik van een andere mechanische vormfactor en uitbreidingsconnectoren. PCI-slots en PCI Express-slots zijn niet uitwisselbaar. Op softwareniveau behoudt PCI Express achterwaartse compatibiliteit met eerdere PCI-versies.

Wat zijn Processor PCI Express LANES

De PCI Express-verbinding tussen twee apparaten kan uit één tot 32 rijstroken bestaan. Op een link met meerdere rijstroken worden de pakketgegevens opgesplitst in lijnen en wordt de maximale gegevensdoorvoer geschaald met de algehele linkbreedte. Het aantal rijstroken wordt automatisch onderhandeld tijdens de initialisatie van het apparaat en kan door elk van de eindpunten worden beperkt. Een PCI Express-kaart met één rijstrook (× 1) kan bijvoorbeeld in een sleuf met meerdere rijstroken (× 4, × 8, enz.) Worden gestoken en de initialisatiecyclus onderhandelt automatisch met wederzijdse ondersteuning over het hoogste aantal rijstroken.. De link kan dynamisch worden geconfigureerd om minder rijstroken te gebruiken, wat fouttolerantie biedt in geval van defecte of onbetrouwbare rijstroken. De PCI Express-standaard definieert slots en connectoren voor meerdere breedtes: × 1, × 4, × 8, × 12, × 16 en × 32. Hierdoor kan de PCI Express-bus zowel kostengevoelige toepassingen bedienen als high-end niet vereist is prestaties en kritieke prestatietoepassingen zoals 3D-graphics, netwerken en bedrijfsopslag.

Een rijstrook bestaat uit twee differentiële signaalparen, waarvan één voor het ontvangen van gegevens en het andere voor verzenden. Daarom bestaat elke rijstrook uit vier signaalkabels of sporen. Conceptueel wordt elke rijstrook gebruikt als een full-duplex bytestream, waarbij datapakketten in acht bits "byte" -formaat gelijktijdig worden getransporteerd in beide richtingen tussen de eindpunten van een link. PCI Express fysieke links kunnen één tot 32 rijstroken bevatten, meer bepaald 1, 2, 4, 8, 12, 16 of 32 rijstroken. Rijstellingen worden geschreven met een voorvoegsel "×" (bijvoorbeeld "× 8" vertegenwoordigt een kaart of sleuf met acht rijstroken), waarbij × 16 de grootste maat is voor algemeen gebruik. De afmetingen van de rijstroken worden ook vermeld door de termen "breedte" of "door", een slot met acht rijstroken kan bijvoorbeeld worden aangeduid als "per 8" of als "8 rijstroken breed".

PCIe-rijstroken worden op sommige plaatsen in uw pc gebruikt. Uw CPU heeft een bepaald aantal van hen, minstens 16, ertussen aangesloten en minstens één 16x-slot op het moederbord. Deze rijstroken worden meestal gebruikt voor grafische kaarten, hetzij met een kaart die het hele kanaal gebruikt of met meerdere kaarten, elk met een deel van het kanaal. Sommige CPU's hebben meer videokaartbanen, sommige CPU's uit de Intel X-serie hebben er maximaal 40 of meer.

Sommige rijstroken verbinden hun CPU met de Platform Controller Hub (PCH). Intel noemt deze rijstroken DMI, maar ze zijn eigenlijk hetzelfde als PCIe. Vanaf de PCH gaan de PCIe-banen naar de SATA-controller, de NVMe-compatibele M.2-sleuf, USB-stuurprogramma's en verschillende PCIe-slots op het moederbord voor zaken als netwerkadapters, tv-tunerkaarten en meer. De PCH dient als een multiplexer en uiteindelijk moeten al deze apparaten de beschikbare DMI-rijstroken delen wanneer ze communiceren met de CPU of het hoofdgeheugen.

We raden je aan om onze post over de beste processors op de markt te lezen

Hiermee eindigt ons artikel over processor LANES en waar ze voor zijn. Hopelijk is het nuttig voor je geweest.

Tutorials

Bewerkers keuze

Back to top button